基于纠错技术的高速串行编解码器研究与设计
高速串行编解码器是高速串行数据传输系统的重要组成部分。在嵌入式系统,局域网络和广域网络等数据传输领域中,高速串行数据传输系统日益普及。
因此高速串行数据传输系统的研究已经成为全球通信领域研究的热点。本文首先介绍了当今高速串行数据传输编解码技术的发展现状,以及纠错编码技术的发展历程。
然后就高速串行数据传输使用的8b/10b线路码编码的原理进行了详细的阐述。再后对高速串行数据传输的XAUI接口进行了探讨,并对XAUI接口的传输协议原理进行了仔细的说明。
最后讨论了BCH纠错编码原理,以及BCH乘积码的构造方法。在理论研究的基础上,本文提出了高速串行编解码器的整体设计方案。
高速串行编解码器采用两级结构,第一级是用于纠错处理的BCH乘积码的编解码器,第二级是8b/10b编解码器以及XAUI接口协议控制器。该方案实现了使用纠错技术的高速串行编解码器,降低了传输数据的误码率,提高传输性能。
整个设计方案可以根据用户的需要工作在两个不同的模式下。其中模式一是使用纠错技术的编解码的模式,模式二是不使用纠错技术的编解码的模式。
最后使用VCS仿真软件生成的仿 ...
附件列表