第21章 触发器和时序逻辑电路
21.1 双稳态触发器
21.2 存放器
21.3 计数器
22.6 应用举例
22.5 555定时器及其应用
22.4 时序逻辑电路分析
本章要求
1. 掌握 R-S、J-K、D 触发器逻辑功效及 不一样结构触发器动作特点。2. 掌握存放器、移位存放器、二进制计数器、 十进制计数器逻辑功效,会分析时序逻辑 电路。3. 学会使用本章所介绍各种集成电路。4. 了解集成定时器及由它组成单稳态触发器 和多谐振荡器工作原理。
第21章 触发器和时序逻辑电路
电路输出状态不但取决于当初输入信号,而且与电路原来状态相关,当输入信号消失后,电路状态仍维持不变。这种含有存贮记忆功效电路称为时序逻辑电路。
时序逻辑电路特点:
下面介绍双稳态触发器,它是组成时序电路基本逻辑单元。
附件列表