EDA基础总结
EDA基础总结
综述部分
EDA的中文全称为电子设计自动化,英文全名为
Electronic Design Automation
。EDA平台常用的两种输入电路的方法是:电路原理图输入法、
HDL输入法。
EDA平台工作流程:电路输入、综合优化、功能仿真、布局布线、门级仿真。
数字电路部分
EDA中常用的仿真语言为
Verilog
和VHDL
。VHDL
其英文全名为
VHSIC Hardware Description Language
,而VHSIC
则是Very High Speed Intergeraterd Circuit
的缩写词,意为甚高速集成电路,故
VHDL
其准确的中文译名为甚高速集成电路的硬件描述语言。
Verilog HDL
其英文全名为
Verilog Hardware Decription Language
,HDL中文译名为硬件描述语言。
Verilog
和VHDL
的比较共同点:能形式化地抽象表示电路的行为和结构;支持逻辑设计中层次与范围的描述;可借用高级语言的精巧结构来简化电路行为的描述;具有电路仿真与验证机制以保证设计的正确性;支持电 ...
附件列表